



Simulation d'un compteur 8 bits sur carte Cmod A7

Utilisation d'Analog Discovery 2

Logic Analyzer

Découverte de Vivado: simulation fonctionnelle – testbench VHDL



## Simulation d'un compteur 8 bits sur carte Cmod A7 Utilisation d'Analog Discovery 2 Logic Analyzer





## Simulation d'un compteur 8 bits sur carte Cmod A7 Utilisation d'Analog Discovery 2 Logic Analyzer

## Vivado 2020.1 simulation RTL Test bench Compteur 8bits library IEEE; use IEEE.STD LOGIC 1164.ALL; entity compteur 8bits data th is Q W Q Q X \* K N 2 2 4 1 1 1 1 1 -- Port ( ); end compteur\_8bits\_data\_tb; architecture Behavioral of compteur 8bits data tb is component compteur\_8bits\_data Port ( clk : in STD\_LOGIC; reset :in STD LOGIC; sortie\_synchro: out STD LOGIC; sortie\_compteur\_8bits : out STD\_LOGIC\_VECTOR (7 downto 0) a sortie synchro end component; signal clk : std\_logic; signal reset : std logic; **[6]** signal sortie\_synchro: STD\_LOGIC; signal sortie\_compteur\_8bits : std\_logic\_vector(7 downto 0); 16 [4] -- Instantiate the Unit Under Test (UUT) uut: compteur\_8bits\_data PORT MAP ( clk => clk, reset => reset, sortie synchro => sortie synchro, sortie compteur 8bits => sortie compteur 8bits clkgen : process --generation d'un signal d'horloge @ 1KHz begin clk <='1'; wait for 40ns; clk <='0'; wait for 40ns; end process; rst : process begin reset <='1'; wait for lus; reset <='0'; wait; end process; end Behavioral;

## Simulation d'un compteur 8 bits sur carte Cmod A7 Utilisation d'Analog Discovery 2

Comparaison entre la simulation fonctionnel et la mesure avec le module Analog Discovery (digital chanel)

